Speeding up the settling of switched-capacitor amplifier blocks in analog-to-digital converters
Sun, Jia (2019-11-04)
https://urn.fi/URN:ISBN:9789526223902
Kuvaus
Tiivistelmä
Abstract
The goal of this dissertation was to study and model the settling transient response of switched-capacitor (SC) circuit, which is the most important building block of Analog-to-Digital converters (ADCs), and to improve the settling performance of the SC circuit implemented in ADC in CMOS technology.
In the design of the SC circuit, there are common obstacles in obtaining a precise and fast settling with low power consumption. The main contribution of this thesis is to speed up different SC circuits without adding extra power consumption or to achieve the required settling precision with low power consumption.
Two solutions to reduce the power consumption of SC integrators in sigma-delta (SD) ADCs were designed and verified by simulations. These implementations are based on the passive charge redistribution technique by injecting a precalculated open-loop charge in the output of the first integrator. The injected charge was implemented either by a continuous function of the input and feedback voltages or by quantizing to three levels. In both cases, the idea is to minimize the initial transient voltage in the input of the first OTA and hence bypass the slewing of the OTA.
Another approach was proposed for the traditional SC residue circuit of the pipeline ADC, where a load capacitor is connected to the output during the evaluation phase. Here, a pre-charge of the load capacitance can be used. One proposed implementation is called the continuously controlled pre-charged technique. It pre-charges the load capacitor to the proper voltage during the previous phase, connects the pre-charged load capacitor to the output of the OTA during the evaluation phase, and hence pulls the charge sharing so that the initial input step of the OTA is instantaneously minimized. The other implementation called the minimal pre-charged method implemented for the SC residue circuit of the pipeline ADC is to simply pre-charge the load capacitor with the fixed existing voltage, minimized the spread of the initial input voltage. This proposed technique did not require any additional active components.
Tiivistelmä
Kytkettyihin kapasitansseihin (SC-tekniikka) perustuvat vahvistimet ovat CMOS-tekniikkaan perustuvien analogia-digitaalimuuntimien (AD-muunnin) tärkeimpiä osia. Tämän väitöstyön tavoitteena oli tutkia ja mallittaa SC-tekniikkaan perustuvien vahvistinpiirien asettumisaikaa, ja etsiä piiriteknisiä keinoja asettumisajan nopeuttamiseksi.
SC-piirien suunnittelun suurimpia ongelmia on saavuttaa tarkka ja nopea asettuminen mahdollisimman pienellä tehonkulutuksella. Tämän työn päätuloksina on joukko keinoja, joilla voidaan nopeuttaa SC-kytkettyjen vahvistimien asettumista ilman että niiden tehonkulutusta lisätään, tai saavuttaa aiempi suorituskyky pienemmällä tehonkulutuksella. Menetelmät perustuvat siihen, että SC-piirin passiivista varausjakautumista ohjataan niin, että vahvistimen tulosolmussa oleva transientti minimoituu, jolloin vahvistin ei ajaudu virtarajoitteiselle toiminta-alueelle, vaan sen asettuminen nopeutuu merkittävästi.
Sigma-delta-tyyppiset AD-muuntimet koostuvat SC-integraattoreista, ja näiden asettumisen nopeuttamiseen kehitettiin ja varmennettiin simuloiden kaksi tapaa. Varauksen jakautumista autettiin syöttämällä erillisellä varauspumpulla transkonduktanssivahvistimen lähtösolmuun tietty, integraattorin tilasta ja tuloista riippuva varaus. Tällöin vahvistimen tulossa näkyvä alkutransientti pienenee, ja vahvistin ei ajaudu virtarajoitteiselle toiminta-alueelleen, jolloin sen asettumisvirhe pienenee merkittävästi. Varausinjektio toteutettiin kahdella eri tavalla: laskemalla tarvittava varaus joko jatkuvana funktiona tulosignaaleista, tai approksimoimalla sitä muutamalla diskreetillä tasolla.
Pipeline-tyyppisissä AD-muuntimissa peruslohko koostuu SC-kytketystä vahvistimesta, jonka kuormakapasitanssi on kytkettynä vahvistimen lähtöön asettumisen aikana. Tämän kapasitanssin esivaraaminen sopivasti tarjoaa hyvin yksinkertaisen keinon ohjata varausjakautumista niin, että vahvistimen tulossa oleva transientti saadaan minimoitua ja toiminta virtarajoitteisessa moodissa vältettyä. Tässäkin tapauksessa kehitettiin ja varmennettiin kaksi vaihtoehtoista toteutusta. Ensimmäisessä kuormakapasitanssin esivarausjännite lasketaan tulosuureiden jatkuvana funktiona erillisellä summausvahvistimella. Toisessa, hyvin minimalistisessa ratkaisussa esivaraukseen käytetään kolmea käytettävissä olevaa kiinteää jännitettä. Tämä menetelmä ei vaadi lainkaan ylimääräisiä aktiivikomponentteja.
Original papers
Original papers are not included in the electronic version of the dissertation.
Sun, J., Rahkonen, T., & Neitola, M. (2012). Behavioral modeling of nonlinear settling for multiple cascaded SC stages. Proceeding of the IEEE NORCHIP Conference (NORCHIP’ 2012), Copenhagen, Denmark, 12-13 November 2012 (pp. 1-6). https://doi.org/10.1109/NORCHP.2012.6403136
Sun, J., & Rahkonen, T. (2016). Solving the initial voltage of settling in switched-capacitor circuits. Proceeding of the IEEE International Instrumentation and Measurement Technology Conference (I2MTC’2016), Taipei, Taiwan, 23-26 May 2016 (pp. 1-4). https://doi.org/10.1109/I2MTC.2016.7520501
Sun, J., & Rahkonen, T. (2018). Two capacitive-pulling techniques to aid the settling of SC residue amplifier. Proceeding of the IEEE International Instrumentation and Measurement Technology Conference (I2MTC’2018), Houston, Texas, USA, 14-17 May 2018 (pp. 1-4). https://doi.org/10.1109/I2MTC.2018.8409537
Sun, J., & Rahkonen, T. (2019). Speed up technique by pre-charging load capacitor in SC residue circuit. IEEE Transactions on Circuits and Systems, Express Briefs, 66(4), 522-526. https://doi.org/10.1109/TCSII.2018.2864596
Sun, J., & Rahkonen, T. (2019). Continuously controlled and discrete-level charge pumping techniques implemented in SC integrators. Analog Integrated Circuits and Signal Processing, 100(3), 653-661. https://doi.org/10.1007/s10470-019-01460-8
Osajulkaisut
Osajulkaisut eivät sisälly väitöskirjan elektroniseen versioon.
Sun, J., Rahkonen, T., & Neitola, M. (2012). Behavioral modeling of nonlinear settling for multiple cascaded SC stages. Proceeding of the IEEE NORCHIP Conference (NORCHIP’ 2012), Copenhagen, Denmark, 12-13 November 2012 (pp. 1-6). https://doi.org/10.1109/NORCHP.2012.6403136
Sun, J., & Rahkonen, T. (2016). Solving the initial voltage of settling in switched-capacitor circuits. Proceeding of the IEEE International Instrumentation and Measurement Technology Conference (I2MTC’2016), Taipei, Taiwan, 23-26 May 2016 (pp. 1-4). https://doi.org/10.1109/I2MTC.2016.7520501
Sun, J., & Rahkonen, T. (2018). Two capacitive-pulling techniques to aid the settling of SC residue amplifier. Proceeding of the IEEE International Instrumentation and Measurement Technology Conference (I2MTC’2018), Houston, Texas, USA, 14-17 May 2018 (pp. 1-4). https://doi.org/10.1109/I2MTC.2018.8409537
Sun, J., & Rahkonen, T. (2019). Speed up technique by pre-charging load capacitor in SC residue circuit. IEEE Transactions on Circuits and Systems, Express Briefs, 66(4), 522-526. https://doi.org/10.1109/TCSII.2018.2864596
Sun, J., & Rahkonen, T. (2019). Continuously controlled and discrete-level charge pumping techniques implemented in SC integrators. Analog Integrated Circuits and Signal Processing, 100(3), 653-661. https://doi.org/10.1007/s10470-019-01460-8
Kokoelmat
- Avoin saatavuus [32026]